首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   174篇
  免费   10篇
  国内免费   16篇
电工技术   11篇
综合类   9篇
机械仪表   5篇
矿业工程   2篇
武器工业   4篇
无线电   131篇
一般工业技术   10篇
冶金工业   1篇
原子能技术   1篇
自动化技术   26篇
  2022年   1篇
  2021年   8篇
  2019年   1篇
  2018年   4篇
  2017年   2篇
  2016年   1篇
  2015年   4篇
  2014年   11篇
  2013年   7篇
  2012年   13篇
  2011年   9篇
  2010年   9篇
  2009年   5篇
  2008年   23篇
  2007年   17篇
  2006年   17篇
  2005年   8篇
  2004年   10篇
  2003年   4篇
  2002年   5篇
  2001年   6篇
  2000年   2篇
  1999年   2篇
  1998年   1篇
  1997年   3篇
  1996年   5篇
  1995年   5篇
  1994年   2篇
  1993年   3篇
  1992年   3篇
  1991年   2篇
  1990年   4篇
  1989年   3篇
排序方式: 共有200条查询结果,搜索用时 0 毫秒
1.
2.
压电式永磁探测电路广泛应用在远程目标探测系统中,其在远端串扰下的相位鉴频特性准确分析可提高探测系统的测量精度。传统方法采用红外和声脉冲等探测进行电路相位鉴频特性测量控制,在强磁场中曲线趋于饱和,测量性能不好。提出一种基于引入正弦脉宽调制控制的端串扰下压电式永磁探测电路相位鉴频特性测量方法,并进行系统设计,首先进行压电式永磁探测电路系统设计,采用自适应噪声抵消方式处理远端串扰的干扰,设计远端串扰下压电式永磁探测电路,通过相位鉴频特性测量分析,实现电路的混频、倍频等频率变换,完成远端串扰下电式永磁电路的相位鉴频特性测量控制。系统测试结果表明,该测量方法和系统具有较好的远端串扰抵消性能,准确分析电路系统的相位鉴频特性,远程目标探测准确率提高,性能优越。为远程目标探测系统设计提供了硬件电路系统设计基础。  相似文献   
3.
动态饱和鉴相鉴频器   总被引:1,自引:0,他引:1  
在鉴相鉴频器的复位路径中插入可变延迟单元,利用反馈动态调节延迟时间,可消除死区并且不受环境变化的影响;采用多级鉴相鉴频器,可扩展鉴相鉴频器的工作范围,改善输入输出的非线性,提高鉴相鉴频性能。文章综合两者的优势,提出了一种动态饱和鉴相鉴频器,并把其应用在锁相环中,结果表明该电路在增加的功耗开销小于0.44%的情况下,使得锁相环的锁定时间减小了14%。  相似文献   
4.
采用TSMC公司的标准0.25μm CMOS工艺,设计并实现了一个全集成的1.244GHz低功耗锁相环,提出了一种锁相环相位噪声的行为级模拟方法.锁相环的核心功耗仅为12mW,输出时钟信号均方抖动为6.1ps,单边带相位噪声在10kHz频偏处为-106dBc/Hz.  相似文献   
5.
由LC回路构成的移相电路具有调节输入输出信号之间的相位关系的作用,在通信电路中有广泛的应用。为深入研究LC移相电路的应用原理,论文推导了LC移相电路的传递函数,分析相移与电路参数的关系,讨论移相电路在间接调频和正交鉴频电路中的作用。利用Multisim仿真软件分别对调频和鉴频电路进行了仿真实验并验证理论分析结果,在通信电路课程学习中有助于学生加深对这部分知识的理解和掌握,提高应用能力。  相似文献   
6.
通过对微加速度计时钟电路的研究,并和传统RC振荡器进行比较,提出了一种用于微加速度计的低频率抖动(Low-Jitter)的电荷泵锁相环电路.该电路包括无死区的鉴频鉴相器(PFD)、低通滤波器(LPF)、电荷泵(CP)、压控振荡器(VCO)及分频器组成.仿真验证,电荷泵锁相环电路使微加速度计系统时钟的频率抖动从0.5 kHz改善为0.1 kHz以下,从而提高了微加速度计的噪声性能和灵敏度.  相似文献   
7.
基于CORDIC算法的数字鉴频方法及其在FPGA中的实现   总被引:2,自引:0,他引:2  
本文给出了一种适合FPGA实现的基于CORDIC(Coordinate Rotation Digital Computer)算法的数字鉴频方法.首先讨论了利用CORDIC算法进行数字鉴相和一阶差分数字鉴频的原理,然后分别给出在FPGA中实现CORDIC算法的流水结构和迭代结构,通过与XILINX自带CORDIC IPCore资源利用情况的比较及FPGA仿真结果表明,基于CORDIC算法的迭代结构和一阶差分实现数字鉴频的方法是高效可行的.  相似文献   
8.
本文介绍的视频图像分帧处理电路,是字幕叠加、图像合成、图像旋转等图像处理方面的关键器件,该电路运用视频信号的分离技术,从复合视频信号中提取行、场同步信号,用锁相环电路和三级计数器构成的反馈分频电路对行同步信号鉴频锁相,获得9.750MHz的时钟信号,再由A/D转换器和D/A转换器完成了视频图像处理。  相似文献   
9.
10.
采用TSMC公司标准的0.18μm CMOS工艺,设计并实现了一个全集成的2.5Gb/s时钟数据恢复电路.时钟恢复由一个锁相环实现.通过使用一个动态的鉴频鉴相器,优化了相位噪声性能.恢复出2.5GHz时钟信号的均方抖动为2.4ps,单边带相位噪声在10kHz频偏处为-111dBc/Hz.恢复出2.5Gb/s数据的均方抖动为3.3ps.芯片的功耗仅为120mW.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号