排序方式: 共有30条查询结果,搜索用时 15 毫秒
1.
2.
基于优化多层印制板叠层设计改进信号完整性的目的,提出了通过叠层设计中调整印制板各层导线宽度、基板厚度、填充层厚度和绝缘材料厚度4个参数值,以改变各层信号传输路径特性阻抗的方法,结合工程实例,通过在特性阻抗连续和阻抗不连续两种情况下仿真的对比试验,验证了叠层设计优化方法的有效性. 相似文献
3.
《Measurement》2016
This paper presents a new 3D instrumented crank prototype for characterization, analysis and validation in race bikes. System characterization throws a maximum linearity error of 0.30% for parallel projection transfer function. Uncertainty values for Monte Carlo method resulted smaller than classic method computations. An experiment was designed with four controlled factors where data obtained fallowed normal distribution. Symmetry and Cadence statistics (RMS, Mean and Variance) were used in ANOVA, showing that Symmetry on outdoor Environment was higher than indoor tests. Heaviest Subject presented greater symmetry, and the Gears increasing prove symmetry rising. The lightest Subject developed higher Cadence values, as also was developed on Indoor Environment. Greater speed was achieved for bigger gears. System variability was observed in ANOVA by Variance variable behavior. Routine programmed obtained useful graphs for sport training: Effective force, Torque and Power output symmetry analysis and Force 3D projection decomposition in crank arm analysis were done. 相似文献
4.
一种高精度的CMOS带隙电压基准 总被引:2,自引:2,他引:0
介绍一种采用二阶补偿技术的带隙电压基准电路。基于一阶曲率补偿的带隙电压基准,利用晶体管基极-发射极电压Vbe与温度T的非线性关系,通过PTAT^2电路补偿Vn的二阶项,从而改善了基准电压的温度特性。Cadence软件仿真结果表明,工作电压为5V,在-35~+110℃的温度范围内,其温度系数可达2.89ppm/℃。 相似文献
5.
随着高集成度集成电路与高速板级印制电路的发展,板间通信频率已经达到GHz水平,传统板级电路设计方案已经无法普及到更高频率的电路设计。针对高速SDIO总线在板级的设计,基于Cadence Sigrity平台的信号完整性仿真,提出了一种针对SDIO总线的高速信号仿真方法,该方法对SDIO总线有较高的仿真参考意义,通过海思Hi3516EV200嵌入式平台的板级电路设计与仿真优化,对层叠结构、层叠顺序、走线长度、地过孔、过孔数目实验仿真,优化PCB设计,对S参数与时域图进行研究与分析,提出了一种SDIO总线的电路走线设计参考方法,通过理论分析与仿真实验论证了该方案的可行性与实用价值,填补了信号完整性仿真分析中对SDIO总线设计的空白。 相似文献
6.
7.
龙学柱 《计算机与数字工程》2005,33(4):53-55
人机之间对话直接采用人类的语言作为媒介硬件难以实现,关键问题是语音的分辨和语意的识别。必须对人类的语言进行简化和数字化,减少音素个数,简化词法和句法,使之成为人类和计算机能共同接受的一种新型语言。本文进行了语言数字化的探索,提出了一种基于采用拼音文字的英语的韵律化语言(音乐语言)方案。 相似文献
8.
结合一个2.4 GHz CMOS低噪声放大器(LNA)电路,介绍如何利用Cadence软件系列中的IC 5.1.41完成CMOS低噪声放大器设计.首先给出CMOS低噪声放大器设计的电路参数计算方法,然后结合计算结果,利用Cadence软件进行电路的原理图仿真,并完成了电路版图设计以及后仿真.仿真结果表明,电路的输入/输出均得到较好的匹配.由于寄生参数,使得电路的噪声性能有约3 dB的降低.对利用Cadence软件完成CMOS射频集成电路设计,特别是低噪声放大器设计有较好的参考价值. 相似文献
9.
10.
作为造型艺术、视觉艺术的室内设计和作为时间艺术、听觉艺术的音乐,表面上很难说有什么联系,然而由于两者在形式美法则的运用上有着广泛的联系。特别是两者在节奏与韵律方面都有相通之处,而且可以相互得到启发。因此,本文就音乐与室内设计在节奏和韵律中的通感进行了分析,并对节奏韵律在室内设计中运用的作用进行了阐述。 相似文献