首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   7736篇
  免费   785篇
  国内免费   573篇
电工技术   2536篇
综合类   573篇
化学工业   197篇
金属工艺   168篇
机械仪表   409篇
建筑科学   147篇
矿业工程   263篇
能源动力   87篇
轻工业   54篇
水利工程   58篇
石油天然气   81篇
武器工业   53篇
无线电   2807篇
一般工业技术   271篇
冶金工业   176篇
原子能技术   107篇
自动化技术   1107篇
  2024年   21篇
  2023年   64篇
  2022年   104篇
  2021年   181篇
  2020年   151篇
  2019年   92篇
  2018年   103篇
  2017年   182篇
  2016年   251篇
  2015年   234篇
  2014年   511篇
  2013年   424篇
  2012年   590篇
  2011年   696篇
  2010年   475篇
  2009年   520篇
  2008年   566篇
  2007年   624篇
  2006年   590篇
  2005年   493篇
  2004年   410篇
  2003年   354篇
  2002年   349篇
  2001年   270篇
  2000年   201篇
  1999年   122篇
  1998年   104篇
  1997年   78篇
  1996年   80篇
  1995年   59篇
  1994年   46篇
  1993年   35篇
  1992年   36篇
  1991年   21篇
  1990年   14篇
  1989年   20篇
  1988年   8篇
  1987年   2篇
  1986年   3篇
  1985年   1篇
  1984年   1篇
  1983年   4篇
  1966年   1篇
  1962年   1篇
  1959年   1篇
  1955年   1篇
排序方式: 共有9094条查询结果,搜索用时 15 毫秒
1.
1-read/1-write (1R1W) register file (RF) is a popular memory configuration in modern feature rich SoCs requiring significant amount of embedded memory. A memory compiler is constructed using the 8T RF bitcell spanning a range of instances from 32 b to 72 Kb. An 8T low-leakage bitcell of 0.106 μm2 is used in a 14 nm FinFET technology with a 70 nm contacted gate pitch for high-density (HD) two-port (TP) RF memory compiler which achieves 5.66 Mb/mm2 array density for a 72 Kb array which is the highest reported density in 14 nm FinFET technology. The density improvement is achieved by using techniques such as leaf-cell optimization (eliminating transistors), better architectural planning, top level connectivity through leaf-cell abutment and minimizing the number of unique leaf-cells. These techniques are fully compatible with memory compiler usage over the required span. Leakage power is minimized by using power-switches without degrading the density mentioned above. Self-induced supply voltage collapse technique is applied for write and a four stack static keeper is used for read Vmin improvement. Fabricated test chips using 14 nm process have demonstrated 2.33 GHz performance at 1.1 V/25 °C operation. Overall Vmin of 550 mV is achieved with this design at 25 °C. The inbuilt power-switch improves leakage power by 12x in simulation. Approximately 8% die area of a leading 14 nm SoC in commercialization is occupied by these compiled RF instances.  相似文献   
2.
This letter presents a small‐sized, high‐power single‐pole double‐throw (SPDT) switch with defected ground structure (DGS) for wireless broadband Internet application. To reduce the circuit size by using a slow‐wave characteristic, the DGS is used for the quarter‐wave (°/4) transmission line of the switch. To secure a high degree of isolation, the switch with DGS is composed of shunt‐connected PIN diodes. It shows an insertion loss of 0.8 dB, an isolation of 50 dB or more, and power capability of at least 50 W at 2.3 GHz. The switch shows very similar performance to the conventional shunt‐type switch, but the circuit size is reduced by about 50% simply with the use of DGS patterns.  相似文献   
3.
分析了MOSFET误导通产生的原因,分别从原理和理论推导两个方面作了分析,主要考虑了开关管中寄生参数对开关特性的影响。通过求解误导通发生的条件,得到哪些参数会导致误触发,最后给出了仿真。文中还提出如何避免MOSFET误导通产生,以及改进方法,对减少实际应用中MOSFET破坏性损坏有一定意义。  相似文献   
4.
A self-assembly patterning method for generation of epitaxial CoSi2 nanostructures was used to fabricate 50 nm channel-length MOSFETs. The transistors have either a symmetric structure with Schottky source and drain or an asymmetric structure with n+-source and Schottky drain. The patterning technique is based on anisotropic diffusion of Co/Si atoms in a strain field during rapid thermal oxidation. The strain field is generated along the edges of a mask consisting of 20 nm SiO2 and 300 nm Si3N4. During rapid thermal oxinitridation (RTON) of the masked silicide structure, a well-defined separation of the silicide layer forms along the edge of the mask. These highly uniform gaps define the channel region of the fabricated device. The separated silicide layers act as metal source and drain. A poly-Si spacer was used as the gate contact. The asymmetric transistor was fabricated by ion implantation into the unprotected CoSi2 layer and a subsequent out-diffusion process to form the n+-source. I–V characteristics of both the symmetric and asymmetric transistor structures have been investigated.  相似文献   
5.
SOI光电子集成   总被引:2,自引:0,他引:2  
SOI(Silicon-on-Insulator)光电子集成已成为十分引人注目的研究课题,其工艺与CMOS工艺完全兼容,可以实现低成本的SOI基整片集成光电子回路。本文综述了近几年来SOI集成光电子器件的发展以及一些最新的研究进展,着重分析几种最新型光无源器件的工作原理和结构,包括SOI光波导、SOI光波导耦合器、SOI光波导开关、相位阵列波导光栅(PAWG)、基于SOI的光探测器等,并介绍了中国科学院半导体所集成光电子国家重点实验室的研究进展。  相似文献   
6.
宽带DDS跳频源设计   总被引:1,自引:0,他引:1  
直接数字合成(DDS)简单可靠、控制方便,具有很高的频率分辨率,高速转换,非常适合快速跳频的要求。在对DDS基本原理进行了简要介绍和分析后,提出宽带跳频源设计方案。  相似文献   
7.
刘星沙  彭浩  刘苗 《信息技术》2006,30(11):16-19
电子政务网络建设的主要目标就是建立一个开放的、基于标准的统一网络平台,并在该平台上实现政府不同部门之间的信息交换和资源共享,同时保证各部门信息的独立和安全。通过介绍电子政务网络建设中的主流技术——MPLSVPN,提出了一种基于该技术原理的PE分层技术,详细讨论了基于该分层技术的电子政务网络平台的实现过程和主要技术,并对其性能参数进行了测试与分析。  相似文献   
8.
新结构MOSFET   总被引:1,自引:0,他引:1  
林钢  徐秋霞 《微电子学》2003,33(6):527-530,533
和传统平面结构MOSFET相比,新结构MOSFET具有更好的性能(如改善的沟道效应(SCE),理想的漏诱生势垒降低效应(DIBL)和亚阈值特性)和更大的驱动电流等。文章主要介绍了五种典型的新结构MOSFET,包括平面双栅MOSFET、FinFET、三栅MOSFET、环形栅MOSFET和竖直结构MOSFET。随着MOSFET向亚50nm等比例缩小,这些新结构器件将大有前途。  相似文献   
9.
颜志英 《微电子学》2003,33(5):377-379
研究了深亚微米PD和FD SOI MOS器件遭受热截流子效应(HCE)后引起的器件参数退化的主要差异及其特点,提出了相应的物理机制,以解释这种特性。测量了在不同应力条件下最大线性区跨导退化和闽值电压漂移,研究了应力Vg对HCE退化的影响,并分别预测了这两种器件的寿命,提出了10年寿命的0.3μm沟长的PD和FD SOI MOS器件所能承受的最大漏偏压。  相似文献   
10.
介绍了医用红宝石激光器触摸屏控制系统的基本结构,分析了医用红宝石激光器中主要电磁干扰(EMI)的产生机制,提出了具体的电磁兼容(EMC)技术措施并得到实验验证。  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号