排序方式: 共有28条查询结果,搜索用时 15 毫秒
1.
2.
本文介绍了用pDS软件实现pLSI/is-pLSI器件逻辑电路的设计过程。结合实际,提出了设计调试中应注意的问题,供大家参考、讨论。 相似文献
3.
航空遥感相机成像质量的一种检验方法 总被引:2,自引:1,他引:2
在航空遥感相机研制过程中,为了检验和评价相机成像质量,以及在相机校飞成像试验中实时观察地物,获取高质量目标图像,采用FIFO(First In First Out)和ispLSI(in-system-programmable Large Scale Integration)技术基于PC机设计了一种智能型相机图像检验系统.介绍了其设计思想、工作原理及基本功能,阐述了硬件结构与软件实现.系统可根据不同任务需要设置参数,实时显示图像,同时还可将图像数据以文件形式记录存盘. 相似文献
4.
在系统可编程(ISP)技术及其器件 总被引:4,自引:0,他引:4
介绍了在系统可编程(ISP)技术的概念及其对当今数字电子系统设计带来的革新,对在系统可编程逻辑器件(ispLSI)的性能、结构以及特征作了较详细的分析,最后分析了在系统编程原理。 相似文献
5.
本文以Lattice公司的ispLSI系列器件为例,介绍了在系统内可编程ispLSI1032器件的设计和编程方法。 相似文献
6.
7.
文中介绍CPLD芯片ispLSI1024的内部结构和设计方法,说明使用该芯片设计的双探测器碳氧比能谱测井仪。该芯片的使用改善了性能,提高了可靠性。 相似文献
8.
一种实用任意波形信号发生器的设计 总被引:7,自引:0,他引:7
采用iSPLSI器件和单片机相结合的方法设计了一种任意波形信号发生器.信号的波形可通过编程任意产生,其它主要参数如幅度、频率等可程控.主要技术指标先进、达到实用要求. 相似文献
9.
利用在系统可编程逻辑器件ispLSI6192芯片构造4个双向并独立的128×9位FIFO高速数据存储栈区(FIFO),并利用芯片内部快速进位逻辑建立快速地址寄存器和地址自动加1计数器,同时利用该芯片的门阵列建立FIFO控制逻辑,控制逻辑分别对4个FIFO栈区进行读写管理控制;即将系统的高速数据栈区及其控制逻辑功能做在同一个芯片上,从而提高计算机数据管理通信的速度、效率,以及提高系统的集成度和降低系统的故障率。 相似文献
10.
介绍了在系统编程芯片ispLSI 1016的工作原理及应用,并利用它设计了扫描数码显示器的接口电路。 相似文献