全文获取类型
收费全文 | 1520篇 |
免费 | 196篇 |
国内免费 | 152篇 |
专业分类
电工技术 | 76篇 |
综合类 | 141篇 |
化学工业 | 55篇 |
金属工艺 | 24篇 |
机械仪表 | 142篇 |
建筑科学 | 143篇 |
矿业工程 | 26篇 |
能源动力 | 4篇 |
轻工业 | 27篇 |
水利工程 | 10篇 |
石油天然气 | 30篇 |
武器工业 | 18篇 |
无线电 | 131篇 |
一般工业技术 | 115篇 |
冶金工业 | 72篇 |
原子能技术 | 4篇 |
自动化技术 | 850篇 |
出版年
2024年 | 10篇 |
2023年 | 22篇 |
2022年 | 33篇 |
2021年 | 34篇 |
2020年 | 51篇 |
2019年 | 48篇 |
2018年 | 29篇 |
2017年 | 45篇 |
2016年 | 70篇 |
2015年 | 57篇 |
2014年 | 90篇 |
2013年 | 101篇 |
2012年 | 113篇 |
2011年 | 110篇 |
2010年 | 90篇 |
2009年 | 92篇 |
2008年 | 88篇 |
2007年 | 113篇 |
2006年 | 114篇 |
2005年 | 94篇 |
2004年 | 85篇 |
2003年 | 73篇 |
2002年 | 54篇 |
2001年 | 38篇 |
2000年 | 44篇 |
1999年 | 34篇 |
1998年 | 28篇 |
1997年 | 19篇 |
1996年 | 12篇 |
1995年 | 15篇 |
1994年 | 11篇 |
1993年 | 20篇 |
1992年 | 5篇 |
1991年 | 7篇 |
1989年 | 3篇 |
1988年 | 2篇 |
1987年 | 4篇 |
1985年 | 1篇 |
1984年 | 2篇 |
1983年 | 1篇 |
1982年 | 1篇 |
1981年 | 1篇 |
1980年 | 1篇 |
1977年 | 1篇 |
1976年 | 1篇 |
1963年 | 1篇 |
排序方式: 共有1868条查询结果,搜索用时 15 毫秒
1.
WANG You-guo WU Le-nan ZHANG Dan.School of Mathematics Physics Nanjing University of Posts Telecommunications Nanjing P. R. China .Department of Radio Engineering Southeast University Nanjing P. R. China .School of Telecommuncation Information Engineering Najing University of Posts Telecommunications Nanjing P.R. China 《中国邮电高校学报(英文版)》2006,13(1):79-83
1IntroductionSometi mes,noise can i mprove signal transmission orsignal processing in a nonlinear system.This phe-nomenonis the so-called Stochastic Resonance(SR)[1].Most studies of SRinvolve asubthresholdsignal througha single nonlinear systemand the non… 相似文献
2.
本文基于静态相关性分析和动态调整相结合的方法,提出了一种逻辑程序的执行模型,它不仅开发了“与“并行,同进也开发了一定的“或“并行,从而有效地加速了逻辑程序的执行。 相似文献
3.
4.
5.
Andrzej Ciepielewski 《International journal of parallel programming》1991,20(6):421-451
Implementation of or-parallel Prolog systems offers a number of interesting scheduling problems. The main issues are the interaction between memory models and scheduling, ordering of multiple solutions, and scheduling of speculative work. The problems occur partly because of the design choices (e.g. the choice of a memory model), and partly because of the desire to maintain observational equivalence between parallel and sequential implementations of Prolog, while achieving high efficiency. In the first part of this paper a common framework for discussing scheduling in or-parallel systems is introduced, and also a collection of issues that must be addressed in such systems is presented. In the second part of the paper we survey a number of solutions to these problems comparing their efficiency whenever possible. We close the survey with a short discussion of open problems.Current association: Carlstedt Elektronik AB 相似文献
6.
Parthasarathy P. Tirumalai Meng Lee Michael S. Schlansker 《The Journal of supercomputing》1991,5(2-3):119-136
Modulo scheduling theory can be applied successfully to overlap Fortran DO loops on pipelined computers issuing multiple operations per cycle both with and without special loop architectural support. This paper shows that a broader class of loops—REPEAT-UNTIL, WHILE, and loops with more than one exit, in which the trip count is not known beforehand—can also be overlapped efficiently on multiple-issue pipelined machines. The approach is described with respect to a specific machine model, but it can be extended to other models. Special features in the architecture, as well as compiler representations for accelerating these loop constructs, are discussed. Performance results are presented for a few select examples.An earlier version of this paper was presented at Supercomputing '90. 相似文献
7.
计算机网络远程通信系统软硬件设计与实现 总被引:1,自引:0,他引:1
本文介绍一种新型远程通信系统,它克服了一般远程通信系统速度慢的缺点,将通信速度提高了80多倍,同时,其硬件比一般远程通信系统简单,成本只有一般远程通信系统的一半左右,进一步提高了新型远程通信系统的性能价格比。在新型系统中精简了远程通信协议,提高了信道有效利用率;采用了各种行之有效的数据压缩算法,并加以改造,使之性能最佳;提供了程序远程透明执行功能,大大提高了系统的响应速度。 相似文献
8.
李正坤 《昆明冶金高等专科学校学报》2002,18(4):90-91
针对修改后的《中华人民共和国婚姻法》所规定的探视权,结合笔的审判经验,提出一些有关探视权在执行方面的个人见解。 相似文献
9.
一种高并行度的H.264帧内预测器的VLSI设计 总被引:3,自引:2,他引:1
分析了帧内预测的17种模式,对于每个4×4大小块的16个像素点的不同模式的预测公式之间的相同运算,采用数字强度缩减的方法去除计算的冗余,提出了一种高并行度的帧内预测器,可以每个时钟周期处理16个像素点的预测值。基于SMIC0.18μm工艺,用verilog对该设计进行了VLSI实现,综合后的电路的关键路径最大时延为10ns,电路规模不超过1.4万门,数据吞吐率可以达到1600Msamples/s。从实现结果来看,与采用可重构方法的设计相比,该设计在相同的并行度下减小了电路面积,简化了控制逻辑。 相似文献
10.