首页 | 本学科首页   官方微博 | 高级检索  
     

基于CORDIC算法的高速可配置FFT的FPGA实现
引用本文:文婧媛,徐欣锋. 基于CORDIC算法的高速可配置FFT的FPGA实现[J]. 微电子学与计算机, 2010, 27(3)
作者姓名:文婧媛  徐欣锋
作者单位:1. 中国科学院微电子研究所,北京,100029;南开大学信息技术科学学院,天津,300071
2. 中国科学院微电子研究所,北京,100029
基金项目:中国科学院院长奖专项资金,中国科学院微电子研究所所长基金 
摘    要:论述了一种用于星载合成孔径雷达(SAR)星上数据实时自主处理系统中的高性能FFT的FPGA实现.采用CORDIC算法实现复数乘法,降低了系统的复杂性,提高了运算速度,并提出一种新型便捷的旋转因子产生方法,无需额外的ROM资源.采用块浮点的数据类型,有效避免了大点数FFT的溢出问题.运算点数可配置,能够实现64~32k点,实部、虚部均为16bit数据的FFT运算.整体设计采用16点并行流水结构,提出了适用于16通道并行读写的无冲突地址产生方法.最高工作频率可达118.89MHz,100MHz频率下,1024点FFT的计算时间仅为4.48μs,完全满足高速实时的运算要求.

关 键 词:CORDIC算法  旋转因子  块浮点  无冲突地址生成

A FPGA Realization of CORDIC Based High Speed Variable Point FFT
WEN Jing-yuan,XU Xin-feng. A FPGA Realization of CORDIC Based High Speed Variable Point FFT[J]. Microelectronics & Computer, 2010, 27(3)
Authors:WEN Jing-yuan  XU Xin-feng
Abstract:
Keywords:FFT
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号