首页 | 本学科首页   官方微博 | 高级检索  
     

数字前端功耗降低方法的仿真研究
引用本文:邓潇宇,戴青云,J F Diouris,钟润阳. 数字前端功耗降低方法的仿真研究[J]. 计算机仿真, 2011, 28(12)
作者姓名:邓潇宇  戴青云  J F Diouris  钟润阳
作者单位:1. 广东工业大学信息工程学院,广东 广州 510006;法国南特大学电子电气研究院,南特亚特兰提科 法国 44000
2. 广东工业大学信息工程学院,广东 广州,510006
3. 法国南特大学电子电气研究院,南特亚特兰提科 法国 44000
4. 香港大学工业与制造系统工程系,香港
基金项目:广东省产学研项目,广东省信产厅项目
摘    要:数字前端是当前移动通信的研究热点,由于传送的信号是一种高频率,宽频带的动态信号,模拟前端信息处理方法不适合,且传统不均匀采样信号处理方法生成多个同频率不同相位的时钟信号,导致数字前端功率消耗较大.为了降低数字前端功率消耗,结合可编程逻辑器件(FPGA)的特有结构,设计了一种随机时钟产生模块,并利用所产生的随机时钟作为数字前端中模数转换器(ADC)的工作时钟频率,以产生不均匀采样ADC,从而有效地降低数字前端的功率消耗.仿真结果表明,所设计的FPGA模块能够产生随机性很好的时钟信号,且优于现有的设计方法,证明随机性越大的时钟信号能有效降低数字前端的功率消耗,为通信前端设计提供了依据.

关 键 词:随机时钟  可编程逻辑器件  数字前端,数模转换器

Digital Front- End Power Consumption Using Random Sampling
DENG Xiao-yu , DAI Qing-yun , J F Diouris , ZHONG Run-yang. Digital Front- End Power Consumption Using Random Sampling[J]. Computer Simulation, 2011, 28(12)
Authors:DENG Xiao-yu    DAI Qing-yun    J F Diouris    ZHONG Run-yang
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号