2.45 GHz 0.18 μm全差分CMOS低噪声放大器设计 |
| |
作者姓名: | 齐凯 蔡理 |
| |
作者单位: | 空军工程大学,理学院,西安,710051 |
| |
摘 要: | 设计了一个基于TSMC 0.18 μm CMOS工艺的2.45 GHz全差分CMOS低噪声放大器.根据电路结构特点,采用图解法对LNA进行功耗约束下的噪声优化,以选取最优的晶体管栅宽;设计了仅消耗15 μA电流的偏置电路;采用在输入级增加电容的方法,在改善输入匹配网络特性的同时,解决了栅极电感的集成问题.仿真结果表明:LNA噪声系数为1.96 dB,功率增益S_(21)超过20 dB,输入反射系数S_(11)和输出反射系数S_(22)分别小于-30 dB和-20 dB,反向功率增益S_(12)小于-30 dB,1 dB压缩点和三阶互调输入点IIP3分别达到-17.1 dBm和-2.55 dBm,整个电路在1.8 V电源下功耗为22.4 mW.
|
关 键 词: | 低噪声放大器 噪声优化 输入匹配 偏置电路 |
本文献已被 万方数据 等数据库收录! |
|