首页 | 本学科首页   官方微博 | 高级检索  
     

10-bit 10Ms/S流水线A/D转换器的设计
引用本文:李文冠,姚若河.10-bit 10Ms/S流水线A/D转换器的设计[J].电子产品可靠性与环境试验,2008,26(2):53-57.
作者姓名:李文冠  姚若河
作者单位:华南理工大学微电子学系,广东,广州,510640
摘    要:在现有流水线A/D转换器设计的基础上,应用电荷泵改进了MOS模拟开关的性能,运用宽带运算放大器提高了电路速度,引入底极板采样和数字校正技术来提高精度,采用动态比较器实现较低的功耗.设计实现了一个10-bit 10Ms/S流水线A/D转换器,并以TSMC 0.35 CMOS工艺的Bsim 3v3模型用HSPICE对电路的性能进行仿真验证,结果表明其各项性能均达到预期的设计要求.

关 键 词:模数转换器  流水线  互补型金属氧化物半导体  低功耗  流水线  转换器  设计实现  Design  Pipeline  预期  结果  仿真验证  电路速度  HSPICE  模型  Bsim  工艺  CMOS  TSMC  功耗  动态比较器  提高精度  校正技术  数字

The Design of 10-bit 10Ms/S Pipeline A/D Converter
LI Wen-guan,YAO Ruo-he.The Design of 10-bit 10Ms/S Pipeline A/D Converter[J].Electronic Product Reliability and Environmental Testing,2008,26(2):53-57.
Authors:LI Wen-guan  YAO Ruo-he
Abstract:
Keywords:
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号