四位十进制减法定时、计数集成电路TEC9410 |
| |
引用本文: | 凌罡.四位十进制减法定时、计数集成电路TEC9410[J].电子世界,1996(7):21-21. |
| |
作者姓名: | 凌罡 |
| |
摘 要: | <正> TEC9410是最新推出的四位十进制减法定时、计数专用集成电路,采用大规模CMOS工艺制作。该IC由振荡及分频、数码预置、四位BCD码减法计数器、七段译码驱动、LED动态扫描等电路组成。它具有集成度高、抗干扰能力强、功能齐全、性能可靠、外围元件少等优点。多片TED9410级联也十分简便,只需二根连线就可组成八位甚至更多位的减法定时、计数器: 工作原理 1.振荡和计时分频电路 TEC9410的OSC1、OSC2外接32768Hz晶振,产生32768Hz基本频率。计时分频电路产生0.01秒、1秒、1分三个时基信号。这些信号可作为四位BCD码减法计数器CP的输入脉冲。
|
关 键 词: | 专用集成电路 TEC9410 定量 计数 减法 |
本文献已被 CNKI 维普 等数据库收录! |
|