首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的高速数据采集系统的设计
引用本文:朴现磊,熊继军,沈三妹.基于FPGA的高速数据采集系统的设计[J].微计算机信息,2008,24(2):209-211.
作者姓名:朴现磊  熊继军  沈三妹
作者单位:中北大学电子测试技术国家重点实验室,山西太原,030051
摘    要:本文介绍了以FPGA为核心逻辑控制模块的高速数据采集系统.设计中采用了自顶向下的方法,将FPGA依据功能划分为几个模块,详细论述了各模块的设计方法和控制流程.FPGA模块设计使用VHDL语言,在Xilinx ISE中实现软件设计和完成仿真.整个采集系统不但可实现24路最大工作频率为500kHz的模拟信号采集,而且还能完成1路系统内部信号的采集以达到自校验功能.

关 键 词:FPGA  数据采集  VHDL语言  FPGA  高速数据  采集系统  软件设计  Based  Data  Acquisition  System  功能划分  自校验  模拟信号采集  路系统  工作频率  仿真  Xilinx  语言  VHDL  设计使用  控制流程  设计方法  逻辑控制模块  自顶向下
文章编号:1008-0570(2008)01-2-0209-03
修稿时间:2007年10月13

Design of a High-speed Data Acquisition System Based on FPGA
PIAO XIANLEI,XIONG JIJUN,SHEN SANMIN.Design of a High-speed Data Acquisition System Based on FPGA[J].Control & Automation,2008,24(2):209-211.
Authors:PIAO XIANLEI  XIONG JIJUN  SHEN SANMIN
Abstract:
Keywords:
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号