首页 | 本学科首页   官方微博 | 高级检索  
     

一个低功耗的带片上参考电压缓冲器的12位30兆采样率的CMOS流水线模数转换器
引用本文:陈奇辉,秦亚杰,陆波,洪志良. 一个低功耗的带片上参考电压缓冲器的12位30兆采样率的CMOS流水线模数转换器[J]. 半导体学报, 2011, 32(1): 015003-7
作者姓名:陈奇辉  秦亚杰  陆波  洪志良
作者单位:复旦大学;复旦大学
基金项目:国家基础研究重大项目基金
摘    要:介绍了一个在0.13µm 1P8M CMOS工艺下实现的12位30兆采样率流水线模数转换器。提出了一种消除前端采样保持电路的低功耗设计方法。除了第一级之外,带双输入的两级cascode补偿的运算放大器在相邻级间共享以进一步地减小功耗。该模数转换器在5MHz的模拟输入和30.7MHz的采样速率下达到了65.3dB的SNR,75.8dB的SFDR和64.6dB的SNDR。该芯片在1.2V电源电压下消耗33.6mW。FOM达到了0.79pJ/conv step。

关 键 词:CMOS  MSPS  ADC  电压基准  低功率  流水线  缓冲器  采样保持放大器
收稿时间:2010-07-12
修稿时间:2010-09-11

A low power 12-bit 30 MSPS CMOS pipeline ADC with on-chip voltage reference buffer
Chen Qihui,Qin Yajie,Lu Bo and Hong Zhiliang. A low power 12-bit 30 MSPS CMOS pipeline ADC with on-chip voltage reference buffer[J]. Chinese Journal of Semiconductors, 2011, 32(1): 015003-7
Authors:Chen Qihui  Qin Yajie  Lu Bo  Hong Zhiliang
Affiliation:State Key Laboratory of ASIC and System, Fudan University, Shanghai 201203, China;State Key Laboratory of ASIC and System, Fudan University, Shanghai 201203, China;State Key Laboratory of ASIC and System, Fudan University, Shanghai 201203, China;State Key Laboratory of ASIC and System, Fudan University, Shanghai 201203, China
Abstract:
Keywords:analog-to-digital converter  pipeline  SHA removing  opamp  on-chip reference buffer
本文献已被 维普 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号