首页 | 本学科首页   官方微博 | 高级检索  
     

基于DSP Builder的非传统定点数加法器的设计
引用本文:熊伟,胡永辉,梁青.基于DSP Builder的非传统定点数加法器的设计[J].西安邮电学院学报,2008,13(1):10-13.
作者姓名:熊伟  胡永辉  梁青
作者单位:1. 中国科学院,国家授时中心,陕西,西安,710600;空军工程大学,电讯工程学院,陕西,西安,710077
2. 中国科学院,国家授时中心,陕西,西安,710600
3. 西安邮电学院,电子与信息工程系,陕西,西安,710121
基金项目:陕西省教育厅科学研究计划项目(06JK198)
摘    要:本文提出了利用DSP Builder来设计与实现非传统定点数加法器的新方法。DSP Builder是Altera公司推出的一个基于FPGA的系统级的数字信号处理开发工具,非传统定点数的加法器广泛应用于特殊用途的高速运算器中。本文采用优化技术,用DSP Builder设计与实现了基于SD编码的无进位延时的快速加法电路,通过计算机仿真,取得了满意的结果。

关 键 词:FPGA  DSPBuilder  SD编码  无进位延时
文章编号:1007-3264(2008)01-0010-04
收稿时间:2007-09-16
修稿时间:2007年9月16日

Design of nontraditional fixed - point adder based on DSP builder
XIONG Wei,HU Yong-hui,LIANG Qing.Design of nontraditional fixed - point adder based on DSP builder[J].Journal of Xi'an Institute of Posts and Telecommunications,2008,13(1):10-13.
Authors:XIONG Wei  HU Yong-hui  LIANG Qing
Abstract:The article presents a novel method to design and implement a nontraditional fixed-point adder based on DSP Builder.DSP Builder is a digit signal process tool in FPGA,which is provided by ALTERA company.The nontraditional fixed-point adder is wildly used in high-speed calculator.Through code optimization,nocarry delay adder based on signed digit number is presented.By computer simulation,the result of the experiment is satisfying.
Keywords:field programmable gate array  digit signal process builder  signed digit code  no-carry delay
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号