首页 | 本学科首页   官方微博 | 高级检索  
     

速度反馈信号的检测和处理
引用本文:王广平,马选谋. 速度反馈信号的检测和处理[J]. 机械与电子, 2004, 0(8): 59-62
作者姓名:王广平  马选谋
作者单位:宝鸡职业技术学院,陕西,宝鸡,721004;宝鸡职业技术学院,陕西,宝鸡,721004
摘    要:通过几种速度反馈信号检测方法的比较 ,介绍了全数字锁相环测速方法的优点 ,详细讨论了如何在FPGA中利用Verilog语言实现全数字锁相测速方案和通过锁相环DPLL中可逆计数器模值的可修改特性 ,来控制DPLL的跟踪补偿和锁定时间 ,DPLL的中心频率可调以及消除“纹波”的方法

关 键 词:数字锁相环  中心频率  数字鉴相器  波纹
文章编号:1001-2257(2004)08-0059-04
修稿时间:2004-06-03

Application of Digital Phase - locked Loop Technology in Meterage Speed of Motor
WANG Guang-ping,MA Xuan-mou. Application of Digital Phase - locked Loop Technology in Meterage Speed of Motor[J]. Machinery & Electronics, 2004, 0(8): 59-62
Authors:WANG Guang-ping  MA Xuan-mou
Abstract:Compared some technic of meterage speed of motor. This paper discusses how to implement a lead lag DPLL in Verilog with a ALTERA'S CPLD to recover the speed of an motor and through the reversible counter to justed the ceter frequence of DPLL,change the mode number to control the phase retrieve. The effect of the loop's architecture parameters on its performance is indicated observe
Keywords:digital phase-locked loop  center frequency  lead lag digital phase detector  ripple
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号