首页 | 本学科首页   官方微博 | 高级检索  
     

嵌入式CPU设计中Cache性能的全局优化
引用本文:谢满德.嵌入式CPU设计中Cache性能的全局优化[J].微电子学与计算机,2005,22(2):143-147.
作者姓名:谢满德
作者单位:浙江工商大学计算机与信息工程学院,浙江,杭州,310035
摘    要:论文针对嵌入式CPU设计方法的特点,提出了两个层次的Cache全局性能优化方法.一个是应用程序层次,即基于编译技术的以循环和数据变换理论为基础的优化数据位置的全局优化方法;另一个是系统层次,即优化Cache索引的全局优化方法.这些方法对嵌入式CPU的设计具有重要的指导作用,能有效地提高嵌入式系统的整体性能.

关 键 词:嵌入式CPU  编译  数据变换  索引
文章编号:1000-7180(2005)02-143-05
修稿时间:2004年11月3日

The Global Optimization of Cache Performance in Embedded CPU Design
XIE Man-de.The Global Optimization of Cache Performance in Embedded CPU Design[J].Microelectronics & Computer,2005,22(2):143-147.
Authors:XIE Man-de
Abstract:According to the feature of embedded CPU design method, the paper presents two levels' global method of optimizing Cache performance. One is application level and the paper presents the method of optimizing data locality on the base of compile technology and loop and data transformation. The other is system level and the paper presents a global method of optimizing Cache index. These methods have some important guiding function and can improve whole performance of embedded system.
Keywords:Cache
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号