首页 | 本学科首页   官方微博 | 高级检索  
     

一种乘积码译码器设计方案的研究
引用本文:郭丽,蒋卓勤.一种乘积码译码器设计方案的研究[J].电子科技,2007(10):61-63.
作者姓名:郭丽  蒋卓勤
作者单位:西安通信学院基础部,陕西西安,710106;西安通信学院基础部,陕西西安,710106
摘    要:介绍了一种乘积码迭代译码器的硬件设计方案。基于软判决译码规则,使用VHDL硬件描述语言,提出了基于Modelsim6.Oa仿真平台的两维乘积码的EDA实现方法,给出了仿真波形,迭代次数为四次时最大译码速率可达到50Mbit/s,并通过了在Xilinx公司的FPGA芯片XC2S200上的综合验证实验。该译码器的功能仿真和硬件实现都证明了这种方案的可行性和正确性。

关 键 词:乘积码  软判决译码  外信息  迭代译码  VHDL  FPGA  EDA
收稿时间:2007-04-09

Research into Iterative Decoder Design for Product Code
Guo Li,Jiang Zhuoqin.Research into Iterative Decoder Design for Product Code[J].Electronic Science and Technology,2007(10):61-63.
Authors:Guo Li  Jiang Zhuoqin
Abstract:This paper introduces a hardware design of two dimensional product code iterative decoder. Based on soft-decision decoding principles,this paper proposes an EDA realization of 2-D product code iter- ative decoder based on MODELSIM 6.Oa,which is described in VHDL language.The simulated waveform is also given.This decoder is implemented on a FPGA circuit(Xilinx-xc2s300),which is capable of achieving a data rate of 50Mbps with four iterations.Both the simulation results and the implementation prove the validity and feasibility of the design.
Keywords:product code  soft-decision decoding  extrinsic information  iterative decoding  VHDL  field programmable gate arrays  electric design automatic
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号