一个用于高速SerDes的基于0.18um CMOS工艺的6.25Gb/s均衡器 |
| |
引用本文: | 张明科,胡庆生.一个用于高速SerDes的基于0.18um CMOS工艺的6.25Gb/s均衡器[J].半导体学报,2013,34(12):125010-7. |
| |
作者姓名: | 张明科 胡庆生 |
| |
基金项目: | 国家高技术研究发展计划(No.2011AA10305) |
| |
摘 要: | 本文介绍了一种基于0.18mm CMOS工艺,适用于高速背板传输的6.25Gb/s均衡器。该均衡器由1抽头前馈均衡器(FFE)和2抽头判决反馈均衡器(DFE)组成,能够消除前向码间干扰和后向码间干扰。FFE中的延迟线采用了有源电感峰化技术,不仅增加了带宽,也节省了面积。基于CML的加法器,触发器和选择器的使用则提高了DFE的速度。测试结果表明,对于经过衰减达22dB的30英寸信道的6.25Gb/s数据,该均衡器能够很好地进行均衡。1.8V的电源电压下的功耗为55.8mW,包括焊盘在内的整个芯片面积为0.3*0.5 mm2。
|
关 键 词: | 前馈均衡器(FFE) 判决反馈均衡器(DFE) 有源电感峰化 延迟线 电流模式逻辑(CML) |
修稿时间: | 6/7/2013 12:00:00 AM |
|
| 点击此处可从《半导体学报》浏览原始摘要信息 |
|
点击此处可从《半导体学报》下载全文 |
|