轻量级AES加解密芯片设计与实现 |
| |
引用本文: | 彭浩,刘恺,张亮,廖望,戴葵.轻量级AES加解密芯片设计与实现[J].微电子学与计算机,2014(8). |
| |
作者姓名: | 彭浩 刘恺 张亮 廖望 戴葵 |
| |
作者单位: | 华中科技大学光学与电子信息学院; |
| |
基金项目: | 湖北省自然科学基金(ZRZ0051) |
| |
摘 要: | 为满足资源受限环境下的安全加解密芯片的设计要求,提出了一种轻量级AES加解密实现方法.该方法采用8位串行数据通路,模块复合结构,并对加解密过程中的状态矩阵、列混合模块和密钥扩展模块的设计优化,用最少的硬件资源实现加解密功能,有效地提高硬件利用率.仿真及实验证明,该设计具有芯片面积小、功耗低的优点,可以满足无线移动网络以及其他资源受限环境.
|
关 键 词: | AES算法 轻量级 嵌入式系统 复合结构 |
本文献已被 CNKI 等数据库收录! |
|