首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA技术的高速信道编解码芯片的优化设计
引用本文:郭小刚.基于FPGA技术的高速信道编解码芯片的优化设计[J].太赫兹科学与电子信息学报,2007,5(3):170-173.
作者姓名:郭小刚
作者单位:中国工程物理研究院,计量测试中心,四川,绵阳,621900
摘    要:综述了目前国内外运用现场可编程门阵列(Field Programmable Gate Array,FPGA)进行数字电视高速信道编解码芯片开发的技术现状和发展动向。对技术“瓶颈”进行了分析,依据RS码(Reed-Solomon code)、卷积(Coil Accumulation,CA)编码和Viterbi编码和FPGA开发等技术,设计开发了一种具备自主知识产权的数字电视高速信道编解码芯片。它属于一种全新功能的应用级数字编解码产品,既可作为单元电路应用于数字电视系统,也可为实现数字电视高速信号处理的片上集成系统(System on Chip,SOC)设计提供模块电路。

关 键 词:数字电视芯片
文章编号:1672-2892(2007)03-0170-04
修稿时间:2006-11-132007-04-09

Optimized Design of High-Speed Channel Coding and Decoding Chip Based on FPGA
GUO Xiao-Gang.Optimized Design of High-Speed Channel Coding and Decoding Chip Based on FPGA[J].Journal of Terahertz Science and Electronic Information Technology,2007,5(3):170-173.
Authors:GUO Xiao-Gang
Affiliation:Measurement Technology Center, China Academy of Engineering Physics, Mianyang Sichuan 621900, China
Abstract:
Keywords:FPGA  DSP
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《太赫兹科学与电子信息学报》浏览原始摘要信息
点击此处可从《太赫兹科学与电子信息学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号