首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的16bit CRC校验查表法设计
引用本文:季鹏辉,孟丁,任勇峰.基于FPGA的16bit CRC校验查表法设计[J].电子器件,2013(4):580-584.
作者姓名:季鹏辉  孟丁  任勇峰
作者单位:中北大学仪器科学与动态测试教育部重点实验室;电子测试技术国家重点实验室;北京第二炮兵驻699厂军事代表室
摘    要:针对串行通信过程中常用的CRC校验,在Xilinx ISE 10.1中采用IP核建立RAM,用以存入16 bit CRC校验余式表中的CRC校验码,采用VHDL语言完成了16 bit CRC校验查表法的设计。基于Xilinx公司ChipScope Pro Analyzer虚拟逻辑分析仪,对其进行在线逻辑分析,验证了设计的可行性,并在实际应用中得以实现,且表现出良好的稳定性和准确性。

关 键 词:串行通信  循环冗余校验  查表法  现场可编程门阵列  IP核
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号