首页 | 本学科首页   官方微博 | 高级检索  
     

适用于AVS的自适应环路滤波器硬件设计
引用本文:代建玮,黄晁,夏宇闻. 适用于AVS的自适应环路滤波器硬件设计[J]. 微电子学与计算机, 2005, 22(12): 123-126
作者姓名:代建玮  黄晁  夏宇闻
作者单位:1. 北京航空航天大学EDA实验室,北京,100083
2. 中国科学院计算所,北京,100080
摘    要:设计了一种适合于AVS的自适应环路滤波器,由于计算复杂度高的特点,采用并行加流水的方法实现自适应环路滤波的硬件设计,达到了实时解码的要求.采用Verilog语言进行设计、仿真,通过FPGA验证.用0.18μmCMOS工艺库综合,电路规模为3万门左右,最高频率能够达到140MHz,可实时解码720p/1080i高清AVS码流.

关 键 词:视频解码  环路滤波器
文章编号:1000-7180(2005)12-123-04
收稿时间:2005-03-21
修稿时间:2005-03-21

Design of Deblocking Filter for AVS
DAI Jian-wei,HUANG Chao,XIA Yu-wen. Design of Deblocking Filter for AVS[J]. Microelectronics & Computer, 2005, 22(12): 123-126
Authors:DAI Jian-wei  HUANG Chao  XIA Yu-wen
Affiliation:1 EDA Laboractory, Beihang University, Beijing 100083; 2 Institute of Computing Tecnology, CAS, Beijing 100080
Abstract:
Keywords:AVS
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号