首页 | 本学科首页   官方微博 | 高级检索  
     

一种MII/RMII/SMII可复用以太网接口收发器IP核设计
引用本文:刘宇,王艳,周小刚.一种MII/RMII/SMII可复用以太网接口收发器IP核设计[J].中国集成电路,2011,20(8):23-29.
作者姓名:刘宇  王艳  周小刚
作者单位:西安深亚电子有限公司,陕西西安,710061
摘    要:以太网技术的高速发展,使得利用以太网进行通信和数据交换已成为当今社会通信的潮流和方向。在很多以太网产品设计中都需要设计以太网接口电路,本文介绍了一种基于FPGA的10/100Mb/s以太网接口收发器的IP核设计。该IP核可工作于MII/RMII/SMII模式,通过FPGA验证可作为独立模块应用于相关以太网芯片设计中。

关 键 词:以太网  FPGA  CRC  IP

An IP design of Ethernet interface transceiver for MII/RMII/SMII
Abstract:With the high speed development of Ethernet technology, very important for people to use telecommunications and information exchange. The interface circuit is necessary for Ethernet products, Ethernet for this article introduces a kind of IP design about 10/100Mb/s Ethernet receiver/transmitter based on FPGA. The IP core can work in MII/RMII/SMII mode, and can be applied in IC design of Ethernet independently.
Keywords:Ethemet  FPGA  CRC  Intellectual property fights
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号