首页 | 本学科首页   官方微博 | 高级检索  
     

基于JTAG的DSP处理器嵌入式调试接口设计
引用本文:吴皓,刘鹏. 基于JTAG的DSP处理器嵌入式调试接口设计[J]. 计算机工程, 2005, 31(1): 228-230
作者姓名:吴皓  刘鹏
作者单位:浙江大学信息与电子工程学系,杭州,310027
基金项目:国家高技术研究发展专项基金资助项目(2002AA1Z1140),浙江省重大科技基金资助项目(021101559)
摘    要:介绍了基于IEEE1149.1 JTAG协议的DSP处理器嵌入式调试接口的设计。从该接口的整体结构框图到详细设计,进行了详细的阐述。该接口成功地应用于32bits DSP处理器MD32中,通过了FPGA验证和仿真验证,证明了其设计的正确性,具有很好的参考价值。

关 键 词:接口设计 嵌入式 DSP处理器 JTAG 详细设计 IEEE1149.1 正确性 FPGA验证 仿真验证 MD
文章编号:1000-3428(2005)01-0228-03

Implementation of Debug Interface of DSP Processor Based on JTAG Architecture
WU Hao,LIU Peng. Implementation of Debug Interface of DSP Processor Based on JTAG Architecture[J]. Computer Engineering, 2005, 31(1): 228-230
Authors:WU Hao  LIU Peng
Abstract:A debug interface based on IEEE1149.1 JTAG architecture is developed. The design is described from the overview to the detailed module design. This interface is successfully used in MD32,a 32bits DSP Processor, and is verified by both software simulation and FPGA hardware emulation.
Keywords:IEEE1149.1(JTAG)  DSP  Debug interface  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号