首页 | 本学科首页   官方微博 | 高级检索  
     

一种基于FPGA实现的高速多路交换开关
引用本文:罗莉,庞征斌,何鸿君,徐炜遐.一种基于FPGA实现的高速多路交换开关[J].计算机工程与科学,2007,29(8):151-152.
作者姓名:罗莉  庞征斌  何鸿君  徐炜遐
作者单位:国防科技大学计算机学院,湖南,长沙,410073;国防科技大学计算机学院,湖南,长沙,410073;国防科技大学计算机学院,湖南,长沙,410073;国防科技大学计算机学院,湖南,长沙,410073
摘    要:多路交换开关是高性能交换部件的核心。本文描述了基于Xilinx公司Virtex-Ⅱ系列FPGA的特点设计和实现的一种高速多路交换开关,它由输入信道组织、内部无阻塞crossba r交换和仲裁调度器三部分组成。仲裁调度器的设计是多路交换开关的关键,申请和仲裁许可的完成时间关系到整个实现的综合频率和性能。我们提出一种改进的行波流水仲
裁器设计,它公平有效,工作频率达到135MHz,在实际应用中效果良好。

关 键 词:FPGA  多路交换开关  行波仲裁
文章编号:1007-130X(2007)08-0151-03
修稿时间:2005-07-122006-05-29

Design of a High-Speed Crossbar Based on FPGA
LUO Li,PANG Zheng-bin,HE Hong-jun,XU Wei-xia.Design of a High-Speed Crossbar Based on FPGA[J].Computer Engineering & Science,2007,29(8):151-152.
Authors:LUO Li  PANG Zheng-bin  HE Hong-jun  XU Wei-xia
Affiliation:School of Computer Science, National University of Defense Technology, Changsha 410073, China
Abstract:Crossbar is a key component of the high-performance exchange switch used in multicomputer interconnection networks or routers.In this paper,the design and implementation of a high-speed crossbar based on Xilinx Virtex-II FPGA is presented,and this crossbar includes the input channels,the arbiter and the crossbar.This paper focuses on the design and implementation of the crossbar arbiter.A fair and efficient arbiter is very important for maximizing network performance,and it is the critical path that limits the system clock.An improved wavefront arbiter is put forward,which runs well at 135MHz,and proves to be efficient in practice.
Keywords:FPGA  crossbar  wavefront arbitration
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《计算机工程与科学》浏览原始摘要信息
点击此处可从《计算机工程与科学》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号