首页 | 本学科首页   官方微博 | 高级检索  
     

基于NiosⅡ的FPGA频率计设计与实现
摘    要:文中主要介绍一种以FPGA器件为控制核心的高精度数字频率计,其中待测信号经过输入缓冲电路,由FPGA采集并计数处理,最终测量结果显示在触摸彩屏液晶上。设计基于NiosⅡ,把采集部分和控制部分很好地融合在一起,辅之等精度测频法、多周期测时间间隔法和多周期测占空比法,从而达到精确、实时测量的目的。经试验验证,该系统能实现对输入频率从1 Hz~200 MHz周期信号的周期、频率、占空比和时间间隔的测量,测量精度优于10-7,稳定性和实时性好。

本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号