首页 | 本学科首页   官方微博 | 高级检索  
     

DDS+PLL技术在C波段频率合成器中的应用
引用本文:雷梁,郑萍,徐涛. DDS+PLL技术在C波段频率合成器中的应用[J]. 现代电子技术, 2008, 31(9): 94-97
作者姓名:雷梁  郑萍  徐涛
作者单位:西华大学,电气信息学院,四川,成都,610039
摘    要:提出了一种具体的C波段小步进频率合成器的设计方案。该方案是基于锁相环频率合成(PLL)和直接数字频率合成(DDS)相结合的结构,利用DDS激励PLL产生所需信号。设计的信号频率范围为5.02~5.38 GHz,频率步进为1 kHz。重点阐述了系统的硬件实现,包括系统设计方案、主要电路模块设计以及系统测试结果等,并针对实际调试过程中常见的问题给出一些改进的方法。最后的测试结果表明了该频率合成器具有频谱纯、相噪低、杂散抑制能力强等特点,可以满足实际系统需要。

关 键 词:直接数字频率合成器  锁相环  频率步进  相位噪声  杂散抑制
文章编号:1004-373X(2008)09-094-04
修稿时间:2007-11-05

Application of DDS+PLL Technology in C-band Frequency Synthesizer
LEI Liang,ZHENG Ping,XU Tao. Application of DDS+PLL Technology in C-band Frequency Synthesizer[J]. Modern Electronic Technique, 2008, 31(9): 94-97
Authors:LEI Liang  ZHENG Ping  XU Tao
Abstract:
Keywords:direct digital frequency synthesizer  phase lock loop  hopping step  phase noise  spur reduction
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号