首页 | 本学科首页   官方微博 | 高级检索  
     

一种基于SoC的MPEG-4视频解码加速器
引用本文:林博,高古刚,杨军. 一种基于SoC的MPEG-4视频解码加速器[J]. 电气电子教学学报, 2005, 27(6): 45-49
作者姓名:林博  高古刚  杨军
作者单位:东南大学,国家专用集成电路系统工程技术研究中心,江苏,南京,210006;东南大学,国家专用集成电路系统工程技术研究中心,江苏,南京,210006;东南大学,国家专用集成电路系统工程技术研究中心,江苏,南京,210006
摘    要:实现了一种应用于系统芯片(SoC)的MPEG-4视频解码加速器。该解码器可完成MPEG-4解码中计算量最大的离散余弦变换(IDCT)、反量化(inverse quantization)和运动补偿叠加(reconstruction)。本文通过算法、总线接口、存储器结构以及硬件开销方面的优化,使得在满足MPEG-4实时解码的基础上,加速器占用SoC系统芯片的总线带宽和硬件面积尽量的小,并有利于存储器的复用。经实验验证,本设计可以对MPEG-4简单层(simple profile)实时解码。

关 键 词:MEPG-4  DCT/IDCT  视频解码
文章编号:1008-0686(2005)06-0045-05
收稿时间:2005-09-06
修稿时间:2005-10-09

A MPEG-4 Accelerated Video Decoder Based on SoC
LIN Bo,GAO Gu-gang,YANG Jun. A MPEG-4 Accelerated Video Decoder Based on SoC[J]. Journal of Electrical & Electronic Engineering Education, 2005, 27(6): 45-49
Authors:LIN Bo  GAO Gu-gang  YANG Jun
Affiliation:National Engineering Research Center for Application Specific Integrated Circuit System, Southeast University, Nanjing 210096, China
Abstract:A design of MPEG-4 accelerated video decoder based on SoC is presented. The IDCT which has the most calculation in MPEG-4 decoding, inverse quantization and reconstruction, is implemented. In this design, algorithm, bus interface, memory architecture and chip area are optimized. So on the basis of meeting the requirement of real time decoding, low SoC bus bandwidth occupation and high level memory reuse have been achieved.
Keywords:MEPG-4  DCT/IDCT
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号