基于Cadence的DDRⅡ仿真设计 |
| |
作者姓名: | 赵海舜 王志平 季晓燕 |
| |
作者单位: | 中国电子科技集团公司,第54研究所,通信系统与网络专业部,河北,石家庄,050081;中国电子科技集团公司,第54研究所,通信系统与网络专业部,河北,石家庄,050081;中国电子科技集团公司,第54研究所,通信系统与网络专业部,河北,石家庄,050081 |
| |
摘 要: | 针对DDRⅡ设计中高速信号的完整性和时序匹配问题,使用EDA工具Cadence仿真设计了DDRⅡ存储器的印制板。通过Cadence软件建立DDRⅡ信号拓扑结构、仿真信号的串扰、码间干扰、过冲等与信号质量相关的参数,从仿真波形中可以测量出与信号时序相关的参数,从而计算出信号的时序裕量,并为DDRⅡ信号设置约束进行布线。布线完成后,使用Cadence软件进行板后仿真,验证DDRⅡ信号的完整性和时序关系。并根据仿真结果,总结出部分设计规则。
|
关 键 词: | 拓扑 仿真 信号完整性 信号质量 时序 |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
| 点击此处可从《电子科技》浏览原始摘要信息 |
|
点击此处可从《电子科技》下载全文 |
|