首页 | 本学科首页   官方微博 | 高级检索  
     

快速锁定频合器解决方案的分析与实现
引用本文:苟亮,应鲁曲,王欢. 快速锁定频合器解决方案的分析与实现[J]. 通信技术, 2008, 41(1): 1-3,27
作者姓名:苟亮  应鲁曲  王欢
作者单位:1. 解放军理工大学,通信工程学院研究生管理大队,江苏,南京,210007
2. 解放军理工大学,通信工程学院卫星通信系,江苏,南京,210007
摘    要:跳频通信系统中频率合成器的频率转换速率直接影响到系统的抗干扰能力.文章对锁相环频率合成器的锁定时间进行了分析与仿真,介绍了各种途径频率转换快速锁定的解决方案,采用其中的基于DDS分数分频的锁相环频合器方案,实现了S波段宽带跳频频合器测试,结果表明:在频率间隔为500 MHz时,相位锁定时间为110 μs,且相噪低、频谱纯度高,可大大提升系统性能.

关 键 词:锁定时间  锁相环(PLL)  频合器  快速锁定  频合器  方案  分析与仿真  Frequency Synthesizer  Solution  Realization  性能  提升系统  频谱纯度  相噪  相位  频率间隔  结果  测试  宽带跳频  波段  锁相环频率合成器  分数分频  频率转换
文章编号:1002-0802(2008)01-0001-03
收稿时间:2007-09-21
修稿时间:2007-09-21

Analysis and Realization of Solution for Fast-locking Frequency Synthesizer
GOU Liang,YING Lu-qu,WANG Huan. Analysis and Realization of Solution for Fast-locking Frequency Synthesizer[J]. Communications Technology, 2008, 41(1): 1-3,27
Authors:GOU Liang  YING Lu-qu  WANG Huan
Affiliation:GOU Liang,YING Lu-qu,WANG Huan (Postgraduate Team 2 ICE,PLAUST,Nanjing Jiangsu 210007,China,Department of Satellite Communication ICE,Nanjing Jiangsu 21000,China)
Abstract:
Keywords:lock time   PLL   synthesizer
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号