首页 | 本学科首页   官方微博 | 高级检索  
     

CPLD设计中多路复用器的实现方法
引用本文:熊国海,万钧力,袁兆强. CPLD设计中多路复用器的实现方法[J]. 电气电子教学学报, 2003, 25(1): 57-59
作者姓名:熊国海  万钧力  袁兆强
作者单位:三峡大学,电气信息学院,湖北,宜昌,443002
摘    要:从三个方面讨论了PLD设计中多路复用器的实现方法,说明了每种方法的特点,第一种实现方法的特点是针对FLEX系列器件结构在查找表结构的基础上,对工作速度和占芯片面积进行优化。第二种是用VHDL语言描述来实现,其特点是抽象描述能力强,覆盖面广,当电路变得复杂时,相对第一种方法要简单一些,第三种方法是使用MAX+PLUSⅡ软件中提供的宏模块,这种方法最简单,实用于各类器件,易于掌握,这三种方法在PLC设计中具有一定的代表性。

关 键 词:多路复用器 PLD 宏模块 VHDL CPLD
文章编号:1008-0686(2003)01-0057-03
修稿时间:2002-12-02

Realized Ways of Time Division Multiplexer in PLD Design
XIONG Guo hai,WAN Jun li,YUAN Zhao qiang. Realized Ways of Time Division Multiplexer in PLD Design[J]. Journal of Electrical & Electronic Engineering Education, 2003, 25(1): 57-59
Authors:XIONG Guo hai  WAN Jun li  YUAN Zhao qiang
Abstract:
Keywords:time division multiplexer  PLD  modules of macro  VHDL  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号