首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的静止电压稳定优化器设计
引用本文:黄勇,陈慈发,韩帅,李克成,罗凯. 基于FPGA的静止电压稳定优化器设计[J]. 计算机测量与控制, 2015, 23(4)
作者姓名:黄勇  陈慈发  韩帅  李克成  罗凯
作者单位:1. 三峡大学计算机与信息学院,湖北宜昌,443002
2. 三峡大学电气与新能源学院,湖北宜昌,443002
摘    要:基于FPGA设计的Buck-Boost型静止电压稳定优化器,直接串联于市电与敏感负荷之间,当供电电压发生电压骤升或骤降时,可快速稳定电压,确保敏感负荷不受影响;采用前端整流装置代替固定储能装置可获取更长的故障穿越时间,采用单同步旋转坐标系软件锁相环(SSR F-SPLL)技术实现电网电压同步,而采用电压双闭环控制技术改善了系统的响应速度:试验结果表明,该装置能快速稳定电压骤升骤降,并能较好地抑制谐波.

关 键 词:大规模可编程阵列  升降压  静止电压稳定优化器  电能质量

Design of Static Voltage Stabilizer&Optimizer Based on FPGA
Huang Yong,Chen Cifa,Han Shuai,Li Kecheng,Luo Kai. Design of Static Voltage Stabilizer&Optimizer Based on FPGA[J]. Computer Measurement & Control, 2015, 23(4)
Authors:Huang Yong  Chen Cifa  Han Shuai  Li Kecheng  Luo Kai
Abstract:
Keywords:FPGA  buck boost  static voltage stabilizer optimizer  power quality
本文献已被 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号