首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的高阶高速FIR滤波器设计与实现
引用本文:赵文亮,蒋冰.基于FPGA的高阶高速FIR滤波器设计与实现[J].中国有线电视,2006(3):329-331.
作者姓名:赵文亮  蒋冰
作者单位:电子科技大学,四川,成都,610054
摘    要:提出了一种基于FPGA的高阶高速FIR滤波器的设计与实现方法。通过一个169阶的均方根升余弦滚降滤波器的设计,介绍了如何应用流水线技术来设计高阶高速FIR滤波器,并且对所设计的FIR滤波器性能、资源占用进行了分析。

关 键 词:FIR滤波器  流水线结构
文章编号:1007-7022(2006)03-0329-03
收稿时间:2005-09-11
修稿时间:2005年9月11日

The Design and Realization of High-tap Filters Based on FPGA
ZHAO Wen-liang,JIANG Bing.The Design and Realization of High-tap Filters Based on FPGA[J].China Cable Television,2006(3):329-331.
Authors:ZHAO Wen-liang  JIANG Bing
Affiliation:University of Electronic Science and Technology, Sichuan Chengdu 610054, China
Abstract:
Keywords:CSD  FPGA
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号