首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的数字频率计的设计
作者姓名:许发翔  颜锦  陈孟臻  刘春群
作者单位:百色学院物电系 广西百色 533000
基金项目:科研项目:广西高等教育教学改革工程项目
摘    要:文章设计制作一款新颖实用的数字频率计。以FPGA芯片为核心处理器、以数码管作为显示器件、以74HC573作为显示驱动模块、以74HC138芯片作为作为动态扫描显示译码电路、以HCF40106六施密特反相器作为信号整形电路,以按键作为人机交互界面。设计制作数码驱动电路、显示电路、按键电路与信号整形电路等硬件电路;编程实现计数器、测频控制信号发生器、32位数据锁存器等软件模块。设计实践表明,该数字频率计具有测量既准、又快的优点。

关 键 词:FPGA最小系统  HC  Verilog HDL语言  频率计
本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号