首页 | 本学科首页   官方微博 | 高级检索  
     

基于Virtex-5的PN码发生器设计
引用本文:马爽,刘凯,徐欣.基于Virtex-5的PN码发生器设计[J].微处理机,2010,31(1):13-15,19.
作者姓名:马爽  刘凯  徐欣
作者单位:国防科技大学,长沙,410073
摘    要:提出了基于Virtex-5的常用PN序列的VHDL实现方法。PN序列是扩频系统的核心,它的生成需要运用线性反馈移位寄存器(LSFRs)。在Virtex-5系列FPGA中,每个查找表(LUT)都可被配置成一个16位的移位寄存器。因此,可以用最少的资源有效地实现PN发生器。首先介绍了PN序列的实现原理,接着详细阐述了其VHDL设计方法,并进行了性能评估。该设计在工程实践中已经得到使用,并取得了很好的效果。

关 键 词:伪随机序列  VHDL语言  FPGA应用  Virtex-5芯片  线性反馈移位寄存器

Pseudo_random Noise(PN) gennerators Design based on Virtex-5 FPGA
MA Shuang,LIU Kai,XU Xin.Pseudo_random Noise(PN) gennerators Design based on Virtex-5 FPGA[J].Microprocessors,2010,31(1):13-15,19.
Authors:MA Shuang  LIU Kai  XU Xin
Affiliation:MA Shuang,LIU Kai,XU Xin(National University of Defense Technology,Changsha 410073,China)
Abstract:The design methods of Pseudo_random Noise(PN) gennerators based on Virtex-5 is presented in this paper.PN sequences are at the heart of every spread sprctrum system.PN generators are based upon Linear Feedback Shift Registers(LFSRs).Every Look_Up_Table(LUT) in a Virtex series device can be configured as a 16_bit shift register(SRL 16 macro).Hence,Virtex devices implement efficient LFSRs and deliver a significant reduction in resource utilization.The theory of PN sequence is introduced firstly.Thereby,design...
Keywords:PN sequence  VHDL  FPGA application  Virtex-5  LFSRs  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号