首页 | 本学科首页   官方微博 | 高级检索  
     

基于VHDL的简易数字频率计的设计
引用本文:张博,曹学岩,房亮. 基于VHDL的简易数字频率计的设计[J]. 传感器世界, 2013, 19(5): 29-34
作者姓名:张博  曹学岩  房亮
作者单位:中北大学机械工程与自动化学院,山西太原,030051;中北大学机械工程与自动化学院,山西太原,030051;中北大学机械工程与自动化学院,山西太原,030051
摘    要:本论文采用自上向下的电子系统设计方法,基于VHDL硬件描述语言设计了一种可变换量程的数字频率计,并在QuartusⅡ平台上进行仿真,在F10K10M试验箱上进行了下载验证。数字频率计的模块划分设计具有相对独立性,可以对每个模块单独进行设计、调试仿真和修改,缩短了设计周期,减小了设计复杂度。仿真波形逻辑关系与试验箱测试结果表明,所设计的电路能够满足数字频率计的功能要求,具有理论与实践意义,实现了电子电路自动化过程。

关 键 词:CPLD芯片  VHDL语言  数字频率计  QuartusⅡ软件

Designing a simple digital frequency meter based on VHDL
ZHANG Bo , CAO Xue-yan , FANG Liang. Designing a simple digital frequency meter based on VHDL[J]. Sensor World, 2013, 19(5): 29-34
Authors:ZHANG Bo    CAO Xue-yan    FANG Liang
Affiliation:(School of Mechanical Engineering & Automation,North University of China,Taiyuan 030051,China)
Abstract:
Keywords:
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号