首页 | 本学科首页   官方微博 | 高级检索  
     

基于FPGA的双线性内插方法实现MEE的畸变实时校正
引用本文:张树华,陈晓冬,刘琳波,郁道银.基于FPGA的双线性内插方法实现MEE的畸变实时校正[J].传感技术学报,2004,17(4):594-599.
作者姓名:张树华  陈晓冬  刘琳波  郁道银
作者单位:天津大学精密仪器与光电子工程学院,光电信息技术科学教育部重点实验室,天津,300072;天津大学精密仪器与光电子工程学院,光电信息技术科学教育部重点实验室,天津,300072;天津大学精密仪器与光电子工程学院,光电信息技术科学教育部重点实验室,天津,300072;天津大学精密仪器与光电子工程学院,光电信息技术科学教育部重点实验室,天津,300072
摘    要:设计了医用电子内窥镜(MEE)畸变实时校正硬件系统,以有效改善图像的畸变失真,实时地反映病变部位.采用FPGA作为图像处理器,用Verilog HDL语言设计了双线性内插模块,实现了MEE标准视频图像的硬件双线性插值.系统延迟40 ms,校正前、后图像的相对畸变分别小于-20%和±1%.

关 键 词:医用电子内窥镜  畸变校正  FPGA  双线性内插  实时校正
文章编号:1004-1699(2004)04-0594-06
修稿时间:2004年5月20日

FPGA2Based MEE Distortion Correction Real2Time System Design Using Bilinear Interpolation
ZHANG Shuhu,CHEN Xiaodong,LIU Linbo,YU Daoyin.FPGA2Based MEE Distortion Correction Real2Time System Design Using Bilinear Interpolation[J].Journal of Transduction Technology,2004,17(4):594-599.
Authors:ZHANG Shuhu  CHEN Xiaodong  LIU Linbo  YU Daoyin
Affiliation:Tianjin University
Abstract:The hardware circuit of real2time distortion correction system of Medical Electronic Endoscope (MEE) is designed and implemented to improve the distortion image and reflect the pathological changes part . FPGA is used as the video processor , and bilinear interpolation module is designed using Verilog HDL. The hardware bilinear interpola2 tion of MEE standard video is implemented. The system delays 40ms. The relative distortion before and after the cor2 rection is separately smaller than220 % and ±1 %.
Keywords:FPGA
本文献已被 CNKI 万方数据 等数据库收录!
点击此处可从《传感技术学报》浏览原始摘要信息
点击此处可从《传感技术学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号