首页 | 本学科首页   官方微博 | 高级检索  
     

基于CPLD/FPGA的等精度频率计设计
引用本文:李丽娟,张寿明,付亮,陆军仁.基于CPLD/FPGA的等精度频率计设计[J].工业控制计算机,2008,21(8).
作者姓名:李丽娟  张寿明  付亮  陆军仁
作者单位:1. 昆明理工大学信息工程与自动化学院,云南,昆明,650051
2. 长春理工大学电子信息工程学院,吉林,长春,130000
摘    要:讨论了基于CPLD/FPGA的可编程逻辑器件,借助单片机AT89C51;利用标准频率50~100MHz的周期信号实现系统计数的等精度测量技术.同时采用闸门测量技术完成脉宽,占空比的测量.

关 键 词:精度频率测量  MAX  plusⅡ

Equal Precision Frequency Meter Based on CPLD/FPGA
Abstract:This paper discusses an equal precision frequency measure technology of system counting which is based on the CPLD/ FPGA devices,by dint of the microcontroller AT89C51;and making use of the period signals of standard frequency between 50MHz and 100MHz.And introduce strobe measuring technology to complete the measurement of pulse breadth and occupying empty ratio at the same time.
Keywords:CPLD  VHDL  AT89C51
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号