首页 | 本学科首页   官方微博 | 高级检索  
     

集成电路设计的系统级描述语言SystemC
引用本文:周云明,邹雪城,刘政林.集成电路设计的系统级描述语言SystemC[J].计算机与数字工程,2004,32(3):30-32.
作者姓名:周云明  邹雪城  刘政林
作者单位:华中科技大学电子科学与技术系,武汉,430074
摘    要:人们提出了软件硬件协同设计的设计方法,以克服传统的将软件和硬件分开的设计方法对于SOC的设计存在的缺陷。SyStenlC是顺应这种发展趋势而产生的系统级描述语言。它是一种通过类对象扩展和基于C/C 的建模平台,支持系统级软硬件协同设计、仿真、验证、软硬件协同设计的系统级描述语言。本文介绍了系统级描述语言SySternC在集成电路设计中的应用,讨论了基于SyStemC的集成电路设计的设计流程、设计优势及其发展趋势。

关 键 词:集成电路设计  SOC  SysternC  软硬件协同设计
修稿时间:2003年7月25日

System Level IC Design Language SystemC
Zhou Yunming,Zou Xuecheng,Liu Zhenglin.System Level IC Design Language SystemC[J].Computer and Digital Engineering,2004,32(3):30-32.
Authors:Zhou Yunming  Zou Xuecheng  Liu Zhenglin
Abstract:Because of traditional methodology's disadvantages for SoC design,a system level software/hardware co-design methodology has been introduced.As a new language of system level software/hardware co-design,SystemC is a kind of modeling platform based on C/C++,which supports the system level software/hardware co-design,co-simulation and verification.In this paper,system-level design language SystemC is introduced and the design flow,methodology advantages and development trend of SystemC are discussed.
Keywords:IC design  SoC  SystemC  software/hardware co-design
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号