首页 | 本学科首页   官方微博 | 高级检索  
     

CAN总线中CRC编码的硬件实现
引用本文:陈飞.CAN总线中CRC编码的硬件实现[J].电子测试,2008(10):55-57,83.
作者姓名:陈飞
作者单位:桂林工学院电子与计算机系,桂林,541004
摘    要:基于CAN总线数据传输过程中加入的CRC编码技术与原理,本文首先给出了比特串行CRC编码原理及基于除法编码运算的CRC编码算法硬件实现方法。然而,为了满足高速数据传输的需要,本文进一步给出了,利用空间换取时间的比特并行CRC编码算法的详细推导过程,最后是采用VHDL语言与FPGA器件,完成了CAN总线中比特并行CRC编码算法的硬件仿真、综合、布线及下载配置,结果表明完全达到了预期的设计要求。

关 键 词:CRC原理  比特并行  CAN总线  硬件实现

Hardware Implementation of CRC Encoding in CAN bus
Chen Fei.Hardware Implementation of CRC Encoding in CAN bus[J].Electronic Test,2008(10):55-57,83.
Authors:Chen Fei
Abstract:In the article,the CRC principle is introduced at first.The particular deduction of bit parallel CRC algorithm is shown.At the end of article,the hardware implementation of bit parallel CRC algorithm in CAN bus is described with VHDL language and FPGA.The result indicates the anticipate design request is accomplished.
Keywords:CRC principle  bit parallel  CAN bus  hardware implementation  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号