首页 | 本学科首页   官方微博 | 高级检索  
     

超高速集成电路的设计-D型触发器
引用本文:肖调爱,常霄黎.超高速集成电路的设计-D型触发器[J].半导体技术,1976(1).
作者姓名:肖调爱  常霄黎
作者单位:成都电讯工程学院 半导体专业72级工农兵学员 (肖调爱),成都电讯工程学院 半导体专业72级工农兵学员(常霄黎)
摘    要:随着电子计算机的迅速发展,需要超高速的大规模集成电路。为了科研和生产的需要,这次毕业实践进行了D型触发器(ECL)的设计、研制与应用方面的工作,本文仅讨论D型触发器(ECL)的设计。该触发器为ECL电路系列,它具有速度快,集成度高等优点,所设计的D型触发器时延达到了3~4亳徽秒,功耗150亳瓦。单D电路的功能相当于由六个单门组成的维持阻塞型触发器,有晶体管41只,电阻38个,共79个元件。所设计的D型触发器为4D,单元版图为2D-FF,经二次布线构成4D-FF,集成度相当于25个门,晶体管164只,电阻142个,共306个元件。

本文献已被 CNKI 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号