首页 | 本学科首页   官方微博 | 高级检索  
     

一种并行程序性能分析工具的体系结构设计
引用本文:王忱,刘吟,蒋昌俊,张兆庆. 一种并行程序性能分析工具的体系结构设计[J]. 信息技术与信息化, 2004, 0(5): 29-31
作者姓名:王忱  刘吟  蒋昌俊  张兆庆
作者单位:1. 同济大学电子与信息工程学院计算机科学与工程系,上海,200092
2. 国家高性能计算机工程技术研究中心同济分中心,上海,200092
3. 中国科学院计算技术研究所,北京,100080
摘    要:基于对并行调试及性能分析技术的探讨.本文介绍了一种并行程序性能分析及调试辅助工具的体系结构设计。首先,我们通过代码分析对程序代码进行处理,然后利用自动插桩模块对程序代码进行包装,从而对PVM并行程序进行可视化的性能跟踪和分析,并支持一定的扩展。

关 键 词:并行程序 性能分析 体系结构 自动插桩 PVM
修稿时间:2004-07-01

Architecture Design of Performance Analysis Tool for Parallel Programs
WANG Chen LIU Yin JIANG Chang-jun ZHANG Zhao-qing. Architecture Design of Performance Analysis Tool for Parallel Programs[J]. Information Technology & Informatization, 2004, 0(5): 29-31
Authors:WANG Chen LIU Yin JIANG Chang-jun ZHANG Zhao-qing
Affiliation:WANG Chen LIU Yin JIANG Chang-jun ZHANG Zhao-qing
Abstract:In this paper, based on the st udy of the existing techniques of parallel debugging and performance analysis, w e introduce the architecture design of a visual performance analysis and parallel debugging tool. It parses the source c ode with a code parser, and utilizes an automated instrument module to wrap the program. On the basis of these modules, it provides visual performance analysis of parallel programs and boasts certain scalability.
Keywords:Parallel debugging Performance analysis Visual ization Instrumentation  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号