首页 | 本学科首页   官方微博 | 高级检索  
     

一类有限域乘法器的设计实现
引用本文:梁田, 沈海斌, 金意儿,. 一类有限域乘法器的设计实现[J]. 电子器件, 2008, 31(6)
作者姓名:梁田   沈海斌   金意儿  
作者单位:浙江大学超大规模集成电路设计研究所,杭州,310027;浙江大学超大规模集成电路设计研究所,杭州,310027;浙江大学超大规模集成电路设计研究所,杭州,310027
基金项目:国家高技术研究发展计划(863计划) , 浙江省科技计划  
摘    要:提出了一种基于有限域内移位三项式基及其弱共轭基的比特并行乘法器的新结构.在由三项式生成的域内,此种结构的比特并行乘法器易于设计者使用硬件描述语言实现.采用Encounter软件对该结构进行布局布线后,发现其面积与关键路径时延都达到了设计目标的要求,在设计性能和硬件约束条件上取得了比较好的平衡.

关 键 词:有限域乘法  并行乘法器  硬件描述语言  移位多项式基  不可约三项式

Implementation of Bit-Parallel Multiplier over Finite Field
LIANG Tian,SHEN Hai-bin,JIN Yi-er. Implementation of Bit-Parallel Multiplier over Finite Field[J]. Journal of Electron Devices, 2008, 31(6)
Authors:LIANG Tian  SHEN Hai-bin  JIN Yi-er
Affiliation:LIANG Tian,SHEN Hai-bin,JIN Yi-er(Institute of VLSI design,Zhejiang University,Hangzhou 310027,China)
Abstract:New structures of bit-parallel multiplier based on shifted polynomial basis(SPB) and its weakly dual basis(WDB) over finite field are proposed.To the fields generated by trinomials,the structure of the proposed bit-parallel multiplier is easy for a designer to implement the proposed multipliers into hardware for their regular structures.Placement & Wire Routing using Encounter indicate that the proposal is thoroughly tested and proved to be good,and it balances the capability requirement and hardware consum...
Keywords:finite yield multiplication  multiplier  HDL  shifted polynomial basis  trinomials  
本文献已被 CNKI 维普 万方数据 等数据库收录!
点击此处可从《电子器件》浏览原始摘要信息
点击此处可从《电子器件》下载免费的PDF全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号