首页 | 本学科首页   官方微博 | 高级检索  
     

一种用于脉冲式超宽带接收机的低抖动,低杂散多相输出锁相环
引用本文:邵轲,陈虎,潘姚华,洪志良. 一种用于脉冲式超宽带接收机的低抖动,低杂散多相输出锁相环[J]. 半导体学报, 2010, 31(8): 085004-5
作者姓名:邵轲  陈虎  潘姚华  洪志良
基金项目:国家高技术研究发展计划
摘    要:本文提出了一种用于脉冲式超宽带接收机的低抖动,低杂散多相输出锁相环。为了同时满足低抖动、低功耗和输出多相时钟这些需求,该锁相环基于一个环形振荡器结构。为了提高多相时钟的时间精度和相位噪声性能,设计了一个改善了噪声和匹配特性的压控振荡器。在设计中,通过良好的匹配电荷泵和仔细选择环路滤波器带宽来抑制参考频率杂散。测试结果表明,当载波频率为264 MHz时,1 MHz失调频率下的相位噪声为-118.42 dBc/Hz,均方根抖动为1.53 ps,参考频率杂散为-66.81 dBc。该芯片采用0.13 µm CMOS工艺制造,1.2 V电源电压下功耗为4.23 mW,占用0.14 mm2的面积。

关 键 词:低抖动  锁相环  多相  红外  接收机  UWB  电压控制振荡器  CMOS工艺
收稿时间:2010-01-18
修稿时间:2010-03-18

A low jitter, low spur multiphase phase-locked loop for an IR-UWB receiver
Shao Ke,Chen Hu,Pan Yaohua and Hong Zhiliang. A low jitter, low spur multiphase phase-locked loop for an IR-UWB receiver[J]. Chinese Journal of Semiconductors, 2010, 31(8): 085004-5
Authors:Shao Ke  Chen Hu  Pan Yaohua  Hong Zhiliang
Affiliation:State Key Laboratory of ASIC and System, Fudan University, Shanghai 201203, China;State Key Laboratory of ASIC and System, Fudan University, Shanghai 201203, China;State Key Laboratory of ASIC and System, Fudan University, Shanghai 201203, China;State Key Laboratory of ASIC and System, Fudan University, Shanghai 201203, China
Abstract:
Keywords:PLL  multiphase  ring oscillator  RMS jitter  reference spur  IR-UWB oindent
本文献已被 维普 等数据库收录!
点击此处可从《半导体学报》浏览原始摘要信息
点击此处可从《半导体学报》下载全文
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号