摘 要: | 研究了Turbo编码器中二次置换多项式(QPP)交织器的设计优化,提出了一种资源友好的零延时QPP交织器设计方案。在算法上,通过比较器实现取余,简化了QPP交织器递推公式中定义的取余运算,节约了逻辑实现资源。通过对QPP交织器递推公式进行改进,分别对交织地址的奇偶序列进行并行递推,利用乒乓的方式输出交织地址,简化了每一拍时钟的逻辑运算电路,使得交织器可以工作在较高的时钟频率下。在时序上,递推运算实现了交织运算的零延迟,使得交织编码序列与顺序编码序列不存在时延,保证了编码器的工作效率。经验证,交织器设计稳定可靠,具有一定的实用价值。
|