首页 | 本学科首页   官方微博 | 高级检索  
     

计算机高速并行通信的实现方案
引用本文:李文涛,丁美新,何斌. 计算机高速并行通信的实现方案[J]. 电子工程师, 2004, 30(2): 61-63,74
作者姓名:李文涛  丁美新  何斌
作者单位:上海交通大学电气工程系,上海市,200030
摘    要:利用CPLD芯片实现单片机与ISA总线接口之间的高速并行通信,给出系统的总体设计方法及程序框图。采用这种通信方式,在12MHz晶振的MCS51单片机控制的数据采集系统中,可以满足与PCI04 ISA总线接口实时通信的要求,通信速率达200khit/s。在开发工具MAX plusⅡ下,完成了整个设计的输入、编译和仿真,达到了预期效果。本设计方案能够推广应用到计算机的高速并行通信中。

关 键 词:计算机 并行通信 CPLD芯片 单片机 ISA总线 系统设计 数据采集系统 复杂可编程逻辑器件
修稿时间:2003-06-19

The New Solution of High Speed Communication
Li Wentao,Ding Meixin,He Bin. The New Solution of High Speed Communication[J]. Electronic Engineer, 2004, 30(2): 61-63,74
Authors:Li Wentao  Ding Meixin  He Bin
Abstract:The solution of high speed communication between MCU and ISA bus is designed based on Altera CPLD. The system block and program code are also given in this paper. The communication can be created between MCS51 I/O systems in this way. They are finished in development tool MAX+plusII. This design can be widely used in the high speed communication between computer systems.
Keywords:high speed parallel communication   real time   CPLD   simulation  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号