首页 | 本学科首页   官方微博 | 高级检索  
     

基于CPLD的BCH码编/译码器的设计与实现
引用本文:张高记,罗朝霞.基于CPLD的BCH码编/译码器的设计与实现[J].西安邮电学院学报,2010,15(5):30-33.
作者姓名:张高记  罗朝霞
作者单位:[1]西安邮电学院通信与信息工程学院,陕西西安710121 [2]西安邮电学院电子工程学院,陕西西安710121
摘    要:为提高BCH编/译码器系统性能,使硬件设计更具灵活性,提出了一种基于CPLD的BCH编/译码器实现方法。通过设计BCH(57,44,6)编/译码器,对BCH码的构造方法、BCH编/译码器进行了研究。论述了一种基于复杂可编程逻辑器件、采用模块化设计思想、利用VHDL硬件描述语言实现BCH编/译码器的方法;在QuartusⅡ软件环境下给出了BCH(57,44,6)编/译码器的仿真结果,并在CPLD器件上验证实现。仿真和实验都证明了这种方法的可行性和正确性。

关 键 词:CPLD  VHDL  BCH码  编码器  Meggitt译码器

Implementation of BCH coder/decoder based on CPLD
ZHANG Gao-ji,LUO Zhao-xia.Implementation of BCH coder/decoder based on CPLD[J].Journal of Xi'an Institute of Posts and Telecommunications,2010,15(5):30-33.
Authors:ZHANG Gao-ji  LUO Zhao-xia
Affiliation:1.School Communication and Information Engineering,Xi'an University of Posts and Telecommunications,Xi'an 710121,China;2.School of Electronic Engineering,Xi'an University of Posts and Telecommunications,Xi'an 710121,China)
Abstract:
Keywords:CPLD  VHDL  BCH  Coder  Meggitt Decoder
本文献已被 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号