首页 | 本学科首页   官方微博 | 高级检索  
     

一种支持预搜索的面积紧凑型BCH并行译码电路
引用本文:张翌维,郑新建,沈绪榜. 一种支持预搜索的面积紧凑型BCH并行译码电路[J]. 电路与系统学报, 2009, 14(2)
作者姓名:张翌维  郑新建  沈绪榜
作者单位:西安微电子技术研究所,陕西,西安710054
基金项目:国家高技术研究发展计划(863计划) 
摘    要:在支持预搜索的面积紧凑型BCH并行译码电路中,采用双路选通实现结构,在校正子运算电路的输入端完成被纠码序列与有限域常量的乘法,简化了电路结构;在实现IBM迭代算法时,为了压缩实现面积,复用一个有限域GF(2n)上的二输入乘法器,一轮迭代运行多拍运算:设计了全组合逻辑预搜索模块,加快了BCH截短码的搜索速度.同现有技术相比,该译码电路实现面积紧凑且关键路径短.综合与静态时序分析结果表明,对于512字节的信息元和8-bit的纠错能力,该译码器在80MHz工作频率下符合时序要求;在TSMC 0.18μm工艺库下仅需约14800门,满足目前大容量存储设备对数据可靠性和成本控制的要求.

关 键 词:大容量存储  BCH码  Inversionless Berlekamp-Massey算法  预搜索  并行译码

An area-efficient parallel BCH decoder supporting foresighted error search
ZHANG Yi-wei,ZHENG Xin-jian,SHEN Xu-bang. An area-efficient parallel BCH decoder supporting foresighted error search[J]. Journal of Circuits and Systems, 2009, 14(2)
Authors:ZHANG Yi-wei  ZHENG Xin-jian  SHEN Xu-bang
Affiliation:ZHANG Yi-wei,ZHENG Xin-jian,SHEN Xu-bang(Xi'an Microelectronics Technology Institute,Xi'an 710054,China)
Abstract:An area-efficient parallel BCH decoder that supports foresighted error search is presented in this paper.For simplifying syndrome operation circuit,the diplexers are used to do multiplication between receiving sequence and constants of Galois field.Within the inversionless Berlekamp-Massey architecture,a finite-field multiplier is used repeatedly to perform multi-clock-cycle operations in each round of iteration,which contributes to the area-efficient implementation.A foresighted error search module is adde...
Keywords:mass-storage  BCH code  Inversionless Berlekamp-Massey algorithm  foresighted error search  parallel decoding  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号