首页 | 本学科首页   官方微博 | 高级检索  
     

嵌入式处理器中SDRAM控制器的指令FIFO设计及优化
引用本文:王镇,潘江涛,杨军.嵌入式处理器中SDRAM控制器的指令FIFO设计及优化[J].电路与系统学报,2005,10(2):138-141.
作者姓名:王镇  潘江涛  杨军
作者单位:东南大学,国家专用集成电路系统工程技术研究中心,江苏,南京,210096
基金项目:国家自然科学基金资助项目(60176018)
摘    要:本文提出了SDRAM预取FIFO的设计,充分利用SDRAM的流水特性,提高无Cache嵌入式处理器性能。通过软件指令静态分析和软件模拟两种分析方法,评估预取逻辑的深度,得到最优化的设计。基于Drystone基准程序的测试表明,本文提出的指令FIFO可以将处理器的性能提高约50%。

关 键 词:嵌入式处理器  SDRAM控制器  指令FIFO
文章编号:1007-0249(2005)02-0138-04
修稿时间:2004年7月18日

Design and optimization of instruction FIFO in the SDRAM controller of embedded microprocessor
WANG Zhen,PAN Jiang-tao,YANG Jun.Design and optimization of instruction FIFO in the SDRAM controller of embedded microprocessor[J].Journal of Circuits and Systems,2005,10(2):138-141.
Authors:WANG Zhen  PAN Jiang-tao  YANG Jun
Abstract:In this paper, the instruction FIFO in the SDRAM controller is introduced. Full utilized the pipeline characteristic of the SDRAM, the performance of the no cache embedded microprocessor is improved. Through the software instruction static analysis and the software simulation, the depth of the instruction FIFO is evaluated, and the optimization design is gotten. The Drystone test program simulation result indicates that the performance of the embedded microprocessor is improved 50%.
Keywords:embedded microprocessor  SDRAM controller  instruction FIFO  
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号