基于FPGA的高速图像采集系统的研究与实现 |
| |
引用本文: | 刘虹,黄涛. 基于FPGA的高速图像采集系统的研究与实现[J]. 工业控制计算机, 2004, 17(8): 18-19 |
| |
作者姓名: | 刘虹 黄涛 |
| |
作者单位: | 武汉理工大学信息学院,430070;武汉理工大学信息学院,430070 |
| |
摘 要: | 介绍了以FPGA(FieldProgrammableGateArray,现场可编程门阵列)为核心芯片的高速图像采集系统的硬件结构和工作原理,图形采集频率可以达到13.5MHz,该系统还采用了PHILIPS公司推出的视频A/D芯片SAA7111,将电视信号转换为数字信号,并由FPGA作为控制器将数字信号存入RAM。讲述了FPGA在图像采集与数据存储部分的VerilogHDL模块的设计,并给出采集同步模块的VerilogHDL源程序。
|
关 键 词: | 图像采集 FPGA Verilog HDL |
修稿时间: | 2004-03-02 |
The Design and Realization of the High-Speed Image Sampling System Based on FPGA |
| |
Abstract: | |
| |
Keywords: | |
本文献已被 CNKI 维普 万方数据 等数据库收录! |
|