首页 | 本学科首页   官方微博 | 高级检索  
     

嵌入式单精度扩展浮点RISC微处理器的设计
引用本文:孙海珺,梁峰,邵志标,赵宁,许琪. 嵌入式单精度扩展浮点RISC微处理器的设计[J]. 微电子学与计算机, 2004, 21(6): 45-48
作者姓名:孙海珺  梁峰  邵志标  赵宁  许琪
作者单位:1. 西安交通大学电子与信息工程学院,西安,710049
2. 中国航天时代电子公司771所,西安,710054
基金项目:总装备部项目(0105TJ003)
摘    要:文章介绍了一种单精度浮点RISC微处理器的核心设计思想,改进设计了一种新颖的芯片内置总线仲裁器控制总线、中断处理机管理中断、数据中继器操作存储器。采用三阶布斯算法和浮点并行算法设计FALU和FMUL,并设计了嵌入式128KSRAM,最后用UMC0.25μmCMOS工艺库进行综合、布局布线完成版图设计。版图后模拟验证以及CPLD硬件仿真验证表明:微处理器工作主频达到50MHz,全部共88条指令运行正常。

关 键 词:RISC 微处理器 体系结构 流水线
文章编号:1000-7180(2004)06-045-04
修稿时间:2003-12-22

Design of a 43-bit Floating-point RISC Microprocessor with Single Precision
SUN Hai-jun,LIANG Feng,SHAO Zhi-biao,ZHAO Ning,XU Qi. Design of a 43-bit Floating-point RISC Microprocessor with Single Precision[J]. Microelectronics & Computer, 2004, 21(6): 45-48
Authors:SUN Hai-jun  LIANG Feng  SHAO Zhi-biao  ZHAO Ning  XU Qi
Affiliation:SUN Hai-jun1,LIANG Feng1,SHAO Zhi-biao1,ZHAO Ning2,XU Qi2
Abstract:
Keywords:RISC   Microprocessor   Architecture   Pipeline
本文献已被 CNKI 维普 万方数据 等数据库收录!
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号